Przejdź do treści

Mariusz Rawski

  • Start
  • Praca naukowa
    • Tematyka badań
  • Dydaktyka
    • Wykłady
    • Projekty
  • Pracownie dyplomowe
    • Tematyka prac dyplomowych
    • Przykładowe tematy
  • Kontakt
Opublikowane w 5 października 201528 października 2018 przez Mariusz Rawski

6. Realizacja logiki kombinacyjnej

Przedstawiono sposoby realizacji logiki kombinacyjnej z wykorzystaniem struktur języka VHDL. Opisano sposoby implementacji podstawowych kombinacyjnych bloków funkcjonalnych, tj. multipleksery, dekodery, moduły opisane tablicą prawdy i równaniami boolowskimi.

Zalączniki

  • pdf 6. Realizacji logiki kombinacyjnej
    Wielkość pliku: 2 MB Pobrania: 1245
KategorieUCyf - plansze

Nawigacja wpisu

Poprzedni wpisPoprzedni 7. Realizacja logiki sekwencyjnej
Następny wpisNastępne 5. Język VHDL – podstawy

Na skróty

  • UCyf – plansze
  • Układy cyfrowe – lab
  • Projekty

Kategorie

  • UCyf – plansze
  • Układy cyfrowe – lab
  • Projekty
Dumnie wspierane przez WordPress